AMD o Intel, así como la marca de la memoria - página 38

 
benik >> :
Me endeudaré y me compraré un Xeon W5590.

Tómate tu tiempo. Parece que Intel va a lanzar Nehalem en el socket 775.

Hubo un montón de pruebas y capturas de pantalla de CPU-Z aquí, pero no vi ninguna mención de que Intel con hyper threading activado reduce la caché a la mitad entre 2 CPUs "virtuales".

Por pura experimentación recomiendo desactivar el HT (y así aumentar el rendimiento del núcleo para 1 hilo)

 

 

Que se pregunta por el hipertráfico.

Lo apagó... solía ser de 64,5 segundos (la tabla de la página 28 lo tiene)


 
Sin HT en el Asesor de Expertos por alguna razón que dice inicialmente que esperar 1,5 horas es nonsense.... bien, tal vez algo con la historia o la configuración está mal entonces voy a dejar
[Eliminado]  

Не торопись. Intel похоже выпустит Nehalem на 775 сокет

JavaDev, si no sabes nada del tema, no deberías escribir esas tonterías.

 
Docent >> :

JavaDev, si no sabes nada del tema, no deberías escribir esas tonterías.

Si tienes conocimientos en la materia, ¡escribe por qué es una basura!

 
JavaDev >> :

Tómate tu tiempo. Parece que Intel va a lanzar Nehalem en el socket 775.

Hubo un montón de pruebas y capturas de pantalla de CPU-Z aquí, pero no vi ninguna mención de que Intel con hyper threading activado reduce la caché a la mitad entre 2 CPUs "virtuales".

Por pura experimentación recomiendo desactivar el HT (y así aumentar el rendimiento del núcleo para 1 hilo).

Sí, es difícil ver algo aquí - ha habido menciones. Su humilde servidor en particular aconsejó desactivar este modo, comentando una prueba en la que se vio que el HT estaba activado. Parece que es para el cuarto muñón. (Por cierto, en este modo es donde apareció por primera vez Intel. Pero eso es sólo como referencia). Y no soy el único...

Hay tanto escrito aquí que es difícil encontrarle sentido. Es bueno, al menos se hace un seguimiento de los resultados.

[Eliminado]  

BAGOR

почему это ЧУШЬ??!

El paso a LGA1366 y 1156 se debió a que en las CPU con arquitectura Nehalem (núcleos Bloomfield y Lynnfield) el controlador de memoria está integrado dentro del chip, mientras que en las CPU anteriores el controlador de memoria se encontraba en el puente norte del chipset. No es lo mismo que durante la transición del Socket 478 al LGA775, cuando había procesadores prácticamente idénticos en 2 "factores de forma". Aquí se pueden ver señales absolutamente diferentes en todos los pines del procesador. ¿Necesito más explicaciones?
 
Docent >> :

JavaDev, si no sabes nada del tema, no deberías escribir esas tonterías.

Divertido :)

Descarga el último InfInstaller para el chipset 9xx,3,4 de Intel y asegúrate (pero tendrás que rebuscar en los archivos inf), no está muy claro con qué North Bridge serán compatibles y cómo se llamarán las propias piedras (i3/i4). (Bueno, sacarán el puente norte de la piedra, lo sacarán...)